返学费网 > 培训机构 > 武汉众嵌嵌入式培训中心

400-850-8622

全国统一学习专线 8:30-21:00

武汉Cadence PCB设计初级培训班-武汉众嵌

授课机构:武汉众嵌嵌入式培训中心

地址:武昌洪山区珞瑜路312号722研究所(双恒创业园)西楼3层 卓刀泉站 乘车路线:538 581 596 601 715 583 724 804 907 318 66

网报价格:¥电询

课程原价:¥电询

咨询热线:400-850-8622

课程详情 在线报名

Cadence PCB设计初级培训班

 

 

【课程背景】
    Cadence公司是全球*的EDA软件厂商,它推出的Cadence软件系统提供了从芯片设计到封装设计再到板级设计的一体化设计平台。该软件系统主要分为PCB专家系统、PCB设计工具、FPGA设计系统、自动布线专家系统、Allegro浏览器、高速电路板系统设计和分析、布线前后的信号完整性分析、电磁兼容设计工具、高密度IC封装设计和分析以及模拟混合信号仿真系统等。其中Allegro SPB 15.2工具包包括了原理图输入(DECIS/DEHDL)、PCB设计(Allegro)、仿真分析(SPECCTRAQuest/Power Integrity)等一整套工具。
【师资团队】
武汉众嵌金牌团队:胡欢   彭刚   王贞炎   孔令斌   姚 刚  杨敬 
【学习目标】
    Cadence培训初级班主要为您介绍从原理图输入到印刷电路板光绘制造文件输出的全线PCB设计流程,通过讲课及上机练习相结合的方式完成Cadence的原理图工具Concept- HDL、PCB工具Allegro以及相应的建库工具的使用方法的系统培训。通过培训学员可掌握先进的Cadence PCB设计流程,完成PCB设计。
【基本要求】
学员学习本课程应具备下列基础知识:
  ◆有微机原理和汇编语言的基础; 
  ◆熟悉C语言编程; 
  ◆了解数字信号处理原理。
【质量保证】
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、培训结束后免费提供一个月的技术支持,充分保证培训后出效果;
3、培训合格学员可享受免费推荐就业机会。
【课程教材】
 ◆ 《武汉众嵌Cadence PCB设计初级班培训讲义》
【学费】
公司2400RMB   个人2400RMB 学生2400RMB
【开课情况】
    上课时间:周一至周五,上午9:00-12:00(授课),下午14:00-18:00(实验),晚上18:30-21:00(自习/辅导),需要补课学员统一安排周六补课。
【课时安排】
时间 课程大纲

*天

9:00
|
12:00

1 Concept HDL基本设计流程
    Concept HDL Basic Board Design Flow
2 设计输入 Design Entry
    2.1 Project Setup
    2.2 Editing a Schematic - Part Libraries, Adding Parts, Adding Wires,Naming Wires
    2.3 Concept Error Checking
    2.4 Design Libraries
    2.5 Working with Groups
    2.6 Copying, Adding, Inserting, and Moving PagesDeleting Pages
    2.7 The CheckPlus Tool
    2.8 Cross Referencing Signals
    2.9 Plotting the Schematic
    2.10 Part Tables
    2.11 Packaging
    2.12 Bill of Materials

13:00
|
16:00

3 从原理图到PCB:PackageXL 工具使用
    3.1 Introduction to Board Layout
    3.2 Mainstream Board Design
    3.3 Design Synchronization
    3.4 Netlist Files
    3.5 Export Physical
4 层次化设计 Hierarchical Design
    4.1 Components of a Hierarchical Block
    4.2 Creating Hierarchical Block Symbols
    4.3 Top-Down Design

 

第二天

9:00
|
12:00

5 PCB设计准备:Allegro环境、规则设置、PCB布局布线
    5.1 Allegro User Interface
    5.2 Managing the Allegro Work Environment
    5.3 Padstack Designer
    5.4 Component Symbols
    5.5 Board Design Files
    5.6 Importing Logic Information into Allegro
    5.7 Setting Design Constraints
    5.8 Component Placement
    5.9 Routing and Glossing

13:00
|
16:00

6 建立元件库 PCB Librarian Expert
    6.1 Design Processes and Library Models
    6.2 Setting Up a Build Area
    6.3 The Symbol View
    6.4 The Chips View
    6.5 The Part Table View
    6.6 The Simulation View
    6.7 Testing the Part
    6.8 Creating a Split Part
    6.9 Importing Text Files

 

第三天

9:00
|
12:00

7 PCB数据后处理:覆铜、生产加工数据输出
    7.1 Copper Areas and Positive or Negative Planes
    7.2 Preparing for Post Processing
    7.3 Renaming Reference Designators
    7.4 Backannotation

13:00
|
16:00

    7.5 Creating Silkscreens
    7.6 Creating Checkplots
    7.7 Generating Artwork
    7.8 The Aperture File
    7.9 Film Control
    7.10 Generating Gerber Files
    7.11 Creating Fabrication Drawings
    7.12 Generating an NC Drill File
    7.13 Creating the Parameters File
    7.14 Creating Assembly Drawings

  • 报名课程:
  • 性别:
  • 姓名:
  • 手机号码:
  • 其它说明:
姓名不能为空
手机号格式错误